Cortex-A用ARMv7デバッガ


The embedded tools company


Cortex-A用ARMv7デバッガ
  ハイライト
様々なオンチップデバッグインタフェースをサポート
わかり易い高級言語及びアセンブラデバッガ
多くのコンパイラに対応
RTOS 認識
内部及び外部ペリフェラルをロジックレベルで表示
FLASH プログラミング
強力なスクリプト言語
CoreSightコンポーネントをサポート(Debug Access Port, Trace Funnel, Trace Port Interface Unit, Embedded Trace Buffer, Cross Trigger Interface, Cross Trigger Matrix)
Debug Access Port を介してコアの動作を止めることなくシステムメモリや周辺レジスタにリアルタイムアクセス
マルチコアデバッグ
マルチプロセッサデバッグ
全てのTRACE32ツールにソフトウェア互換
高速ダウンロード
PowerPC で制御されるアクティブデバッガ
USB オプション
サポートチップ
 AD, ALLWINNER, ALTERA, ARM, BROADCOM, CORTINA, CYPRESS, HILSCHER, LSI, MARVELL, MICROCHIP, NVIDIA, NXP, QUALCOMM, RENESAS, SAMSUNG, SILICONMOBILITY, SOCIONEXT, STERICSSON, STM, TI, XILINX

66AK2E02, 66AK2E05, 66AK2H06, 66AK2H12, 66AK2H14, 88F6707, 88F6710, 88F6810, 88F6820, 88F6828, 88F6W11, A20, A9500, A9540, ADSP-SC570, ADSP-SC571, ADSP-SC572, ADSP-SC573, ADSP-SC582, ADSP-SC583, ADSP-SC583W, ADSP-SC584, ADSP-SC584W, ADSP-SC587, ADSP-SC589, AM3352, AM3354, AM3356, AM3357, AM3358, AM3359, AM3505,
> more


Link Dim
モジュール
Volt
動作電圧
Order
オーダー情報
Support
テクニカルサポート
[www.arm.com]  CoreSight On-chip Debug & Trace IP
Video: Synchronized AMP Debugging with ARMョ and Niosョ-II

TOP

特長


DSPコアとのマルチコアデバッギング



  • HLL及びASMをフルサポート
  • グラフィカルに変数を表示
  • バッチ処理
  • ソフトウェアブレークポイント数に制限なし
  • オンチップブレークポイント
  • マルチコアデバッグ


消費電力

  • 5 W
 
TOP

ターゲットとの接続


Adaptation for ARM Debug Connector

Adaptation for MIPI Debug Connectors (ARM)

 
TOP

IDE - 開発環境(GUI)


 
TOP

互換ROMモニタ製品





 
TOP

ソフトウェア トレース ツール


ETB トレース
  • 外部ETMトレースとコンパチブル
  • JTAG経由で読み出し
  • 速度制限なし
  • コード/データのフルトレース

 
TOP

ハードウェア トレース ツール


ロジックアナライザ
  • 全チャンネルで500MHzのタイミングアナライザ
  • 最大250MHzのステートアナライザ
  • 204入力チャンネル
  • トランジェントレコーディング
  • 時間相関のあるRISCトレース
  • ステートクロック用クロック選定機能
  • 混合ステートとタイミングモード
  • 4クロック入力
  • MICTOR型プローブと標準プローブ
  • MICTOR ディファレンシャルプローブ
  • アナログ電圧/電流プローブ
  • 3G/DigRF プロトコルアナライザ

ETM トレース
  • 最大 4GByteトレースメモリ
  • ターゲット電圧 1.2 ~ 3.3 V
  • 5 ns タイムスタンプ
  • プログラム、データトレース
  • パフォーマンス解析
  • 関数およびタスクレベルの実行時間測定
  • コードカバレッジ
  • ETM(Embedded Trace Macrocell), PTM(Program Trace Macrocell)に対応
  • ETB(Embedded Trace Buffer), TMC(Trace Memory Controller), TPIU(Trace Port Interface Unit)に対応
  • マルチトレースソースに対応 (CoreSight トレース)

 
TOP

構 成 例





Copyright © 2017 Lauterbach Japan, Ltd., Kouhoku-ku, Nisso 16th Building, Yokohama-shi, Japan 222-0033  Impressum
The information presented is intended to give overview information only.
Changes and technical enhancements or modifications can be made without notice.
Last generated/modified: 07-Sep-2017